지멘스 디지털 인더스트리 소프트웨어는 엔비디아와 협력하여 반도체 설계 효율을 높이는 검증 기술을 제공한다고 밝혔다. 양사는 지멘스의 하드웨어 가속 검증 시스템인 벨로체(Veloce) proFPGA CS와 엔비디아의 성능 최적화 칩 아키텍처를 결합했다. 이를 통해 반도체 설계자와 시스템 아키텍트는 실제 칩을 양산하기 전 단계에서 수조 단위의 검증 사이클을 며칠 만에 실행하고 결과를 확인할 수 있다.
이번 협력은 인공지능과 머신러닝 시스템온칩 개발의 신뢰성을 높이고 속도를 앞당기기 위해 진행했다. 엔비디아 팀은 실제 실리콘 테이프아웃 이전에 대규모 워크로드를 실행하며 설계를 최적화할 수 있게 되었다. 지멘스는 벨로체 proFPGA CS가 유연한 하드웨어 구조와 직관적인 소프트웨어 흐름을 갖추고 있어 단일 IP 검증부터 수십억 게이트 규모의 칩렛 설계까지 폭넓게 지원한다고 설명했다.
FPGA 기반 프로토타입 시스템은 시뮬레이션이나 에뮬레이션 방식보다 빠른 처리 속도를 제공하는 것이 특징이다. 최근 인공지능 설계는 칩과 소프트웨어의 복잡성이 커지면서 더 높은 성능의 검증 역량을 요구하고 있다. 기존 검증 도구는 현실적인 시간 내에 수백만에서 수십억 사이클을 처리하는 데 그쳤으나, 지멘스와 엔비디아의 기술을 활용하면 단시간에 수조 개의 설계 사이클을 실행할 수 있어 시장 출시 일정을 맞추기가 수월해진다.
지멘스에 따르면 벨로체 시스템은 고객이 설계 규모에 상관없이 최적의 설루션을 활용하도록 돕는다. 지멘스 디지털 인더스트리 소프트웨어의 장 마리 브루네 수석 부사장은 “고도로 복잡한 인공지능 및 머신러닝 칩이 요구하는 검증 요건에 대응하기 위해 하드웨어 가속 검증과 프로토타이핑 기술 발전에 주력하고 있다”고 말했다.
엔비디아의 나렌드라 콘다 부사장은 “컴퓨팅 아키텍처가 복잡해지면서 대규모 워크로드 검증과 빠른 시장 출시를 위한 고성능 설루션이 중요해졌다”고 밝혔다. 또한 엔비디아와 지멘스의 기술 통합으로 설계자가 차세대 인공지능의 신뢰성을 확보하는 데 필요한 확장성을 갖추게 되었다고 덧붙였다.








